Найти
Результаты поиска
-
ПАРАМЕТРИЧЕСКОЕ СОГЛАСОВАНИЕ УСТРОЙСТВ КОНТРОЛЯ ИЗОЛЯЦИИ И СОПТ
А. В. Хлуденев280-2892025-07-31Аннотация ▼Целью исследования является разработка способа параметрического согласования уст-
ройств контроля изоляции, систем оперативного постоянного тока и дискретных входов релей-
ной защиты. Использование для питания устройств релейной защиты и других ответственных
потребителей изолированных систем оперативного постоянного тока позволяет обеспечивать
при их эксплуатации высокую надежность и безопасность. Бесперебойность электроснабжения
этих потребителей должна обеспечиваться даже при коротких замыканиях на землю одного из
полюсов сети оперативного тока. Гарантией высокой надежности электроснабжения является
мониторинг сопротивления изоляции сети и оперативное выполнение ремонтных работ при его
снижении ниже критического уровня, задаваемого уставкой. В статье рассматриваются причи-
ны, приводящие к опасным уровням асимметрии напряжений полюсов сети относительно земли и
ложным срабатываниям дискретных входов релейной защиты при замыкании на землю подклю-
ченных к ним сигнальных линий. Предложен основанный на методе многовариантного анализа по
постоянному току способ определения согласованных значений уставок контроля изоляции, па-
раметров сети оперативного тока и параметров дискретных входов релейной защиты, при ко-
торых устраняются условия появления таких аварий. Также рассмотрено влияние устройств
контроля изоляции в системах оперативного постоянного тока на асимметрию напряжений
полюсов и работу релейной защиты. Предложена модификация активного метода мониторинга
сопротивления изоляции, при которой не возникает дополнительная опасная асимметрия напря-
жений полюсов сети и дополнительные риски ложных срабатываний релейной защиты. Приме-
нение модифицированного метода мониторинга в условиях перекоса напряжений полюсов сети
приводит к сужению рабочих участков статических характеристик измерительных преобразо-
вателей напряжений полюсов и тока утечки. Получены оценки возникающего в этих режимах
увеличения погрешности при измерении сопротивления изоляции -
СОПРЯЖЕННОЕ МОДЕЛИРОВАНИЕ БИС В САПР ПЕЧАТНЫХ УЗЛОВ
А. В. Хлуденев , С.А. Сильвашко2024-10-08Аннотация ▼Виртуальное прототипирование выполняют в процессе разработки новых изделий с целью
проверки проекта перед созданием физического прототипа, используя компьютерные модели.
В САПР печатных узлов с этой целью используют SPICE симуляторы схем. Печатные узлы совре-
менных электронных устройств построены на одной или нескольких интегральных схем (ИС) вы-
сокой степени интеграции. Функционал больших интегральных схем (БИС) дополняют вспомога-
тельные ИС и дискретные компоненты. В большинстве случаев требуемая эффективность обес-
печивается при использовании БИС с процессорными ядрами. Поэтому симуляторы схем должны
обеспечивать сопряженное моделирование аппаратных и программных средств. Приемлемыми по
затратам вычислительных ресурсов являются модели БИС системного уровня. Основные дости-
жения в области моделирования на системном уровне, включая сопряженное моделирование, свя-
заны с разработкой самих БИС. В схемах печатных узлов они являются готовыми комплектую-
щими изделиями. Эту специфику необходимо учитывать при реализации инструментов верифика-
ции схем печатных узлов. Модели БИС системного уровня должны встраиваться в модель всей
схемы, быть экономичными и обеспечивать требуемую точность на границе внешних выводов.
Модели цифровых БИС должны достоверно отображать задержки между изменениями уровней
на выводах и диагностировать нарушения синхронизации. Модели БИС должны разрабатывать
пользователи САПР печатных узлов, учитывая специфику проекта. Целью исследования является
поиск решений для построения моделей БИС, включающих процессорные ядра, для прототипиро-
вания схем, используя OrCAD PCB Designer with PSpice. В статье рассматривается задача по-
строения C/C++ модели для микроконтроллера семейства dsPIC, выполняющего обработку сиг-
нала в реальном времени. Приведены пример построения модели, используя инструменты PSpice
Model Editor, и результаты моделирования. -
СИНТЕЗ ДОПУСКОВ НА ОСНОВЕ АНАЛИЗА ЧУВСТВИТЕЛЬНОСТИ
А. В. Хлуденев2023-08-14Аннотация ▼Задача назначения допусков дискретных пассивных элементов аналоговых устройств
важна при планировании массового серийного производства. Допустимые отклонения па-
раметров от номинальных значений влияют на стоимость, выбор рядов предпочтитель-
ных номинальных значений параметров и доступность приобретения этих комплектую-
щих. Значения допусков, а также температурная зависимость параметров элементов и их
изменение при старении являются ключевыми факторами, влияющими на работоспособ-
ность продукции и выход годных изделий. Решению этой задачи уделяется внимание в на-
учно-технической литературе на протяжении более 40 лет. За это время изменились ин-
струменты для проектирования электронных устройств. Стали широко применяться
системы автоматизированного проектирования (САПР) для электроники (англ. electronic
design automation (EDA)), обеспечивая сквозной цикл проектирования. Современные EDA
имеют ограниченные возможности для допускового проектирования, обеспечивая решение
задачи допускового анализа. Пользователям EDA приходится определять допуски элементов на основе своей интуиции и опыта, посредством трудоемкой интерактивной оптими-
зации. Использование специализированных программных инструментов для определения
допусков без интеграции с EDA профессионального уровня не является приемлемым реше-
нием. Целью исследования является обоснование решений для синтеза допусков элементов
в цикле сквозного проектирования в среде EDA. В статье рассматриваются методы син-
теза допусков, использующие результаты анализа чувствительности. Чувствительности
можно определить, используя стандартные инструменты EDA. Рассмотрена реализация
этих методов в среде табличного процессора Excel. Для обмена данными между электрон-
ной таблицей и базами данных схемы в EDA предложено использовать буфер обмена.
Предложенные решения позволяют сократить количество интерактивных операций и
затраты времени при назначении допусков. Приведен пример выполнения допускового про-
ектирования аналогового устройства в среде EDA.








