Статья

Название статьи ГЕНЕТИЧЕСКИЙ АЛГОРИТМ ДЛЯ ЗАДАЧИ РАЗБИЕНИЯ С АНТИМОНОПОЛЬНОЙ ПОЛИТИКОЙ РАЗВИТИЯ ОСОБИ ДЛЯ МИНИМИЗАЦИИ ЧИСЛА МЕЖУЗЛОВЫХ СОЕДИНЕНИЙ И ВРЕМЕННЫХ ЗАДЕРЖЕК
Автор Б. К. Лебедев, А. Н. Дуккардт
Рубрика РАЗДЕЛ II. ЭВОЛЮЦИОННОЕ МОДЕЛИРОВАНИЕ, ГЕНЕТИЧЕСКИЕ И БИОНИЧЕСКИЕ АЛГОРИТМЫ
Месяц, год 01, 2007
Индекс УДК
DOI
Аннотация

Скачать в PDF

Ключевые слова
Библиографический список 1. Thang Nguyen Bui, Byung-Ro Moon. “GRCA: A Hybrid Genetic Algorithm for Circuit Ratio-Cut Partitioning”. IEEE Transactions on computer-aided design of integrated circuits and systems, vol.17, No.3, March 1998, pp.193-204.
2. Shihliang Ou and Massoud Pedram, “Timing-Driven Bipartitioning with Replication Using Iterative Quadratic Programming”, at http://atrak.usc.edu/~massoud/, see “Coming Attractions!”, 2001.
3. Dominic A. Antonelli, Danny Z. Chen, Timothy J. Dysart, Xiaobo S. Hundrew, B. Kahng Peter, M. Kogge Richard, C., Murphy Michael, T. Niemier, “Quantum-Dot Cellular Automata (QCA) Circuit Partitioning: Problem Modeling and Solutions”, DAC, 2004.
4. Букатова И.Л. Эволюционное моделирование: идеи, основы теории, приложения. – М.: Знание, вып. 10, 1981.
5. Батищев Д.И. Генетические алгоритмы решения экстремальных задач: Учебное пособие. – Воронеж, 1995. – 69 с.
6. Дуккардт А.Н. Методы генетического поиска для мультихромосомных представлений / VII всероссийская научная конференция студентов и аспирантов, Техническая кибернетика, радиоэлектроника и системы управления. – Таганрог: Изд-во ТРТУ, 2004. – С. 108 –109.
7. J. Cong, C. Wu, “Global Clustering-Based Performance-Driven Circuit Partitioning”, Proc. ISPD, 2002.
8. W.E. Donath et al, “Timing Driven Placement Using Complete Path Delays”, Proc. ACM/IEEE DAC, 1990.
9. G. Karypis, R.Aggarwal, V.Kumar, S. Shekhar, “Multilevel Hypergraph Partitioning: Application in VLSI domain”, Proc. ACM/IEEE DAC, 1997.
10. J. Minami, T.Koide, S.Wakabayashi, “An Iterative Improvement Circuit Partitioning Algorithm under Path Delay Constraints”, IEICE Trans. Fundamentals, Dec. 2000.
11. P. Zarkesh-Ha, J.A. Davis, J.D. Meindl, “Prediction of Net-Length Distribution for Global Interconnects in Heterogeneous Systemon-a-Chip”, IEEE Trans. VLSI Systems, Dec.2000.

Comments are closed.